soc_gpio_init();
}
-extern void __init rk2928_map_common_io(void);
-extern int __init clk_disable_unused(void);
-
static unsigned int __initdata ddr_freq = DDR_FREQ;
static int __init ddr_freq_setup(char *str)
{
rk2928_boot_mode_init();
}
-extern u32 ddr_get_cap(void);
static __init u32 rk2928_get_ddr_size(void)
{
#ifdef CONFIG_MACH_RK2928_FPGA
#endif
rk30_gpio_init();
}
-int __init clk_disable_unused(void);
void __init rk30_map_io(void)
{
rk30_boot_mode_init();
}
-extern u32 ddr_get_cap(void);
static __init u32 rk30_get_ddr_size(void)
{
u32 size;
void __sramfunc ddr_resume(void);
//void __sramlocalfunc delayus(uint32_t us);
uint32_t __sramfunc ddr_change_freq(uint32_t nMHz);
+uint32_t ddr_get_cap(void);
int ddr_init(uint32_t dram_type, uint32_t freq);
void ddr_set_auto_self_refresh(bool en);
uint32_t __sramlocalfunc ddr_set_pll(uint32_t nMHz, uint32_t set);