staging: brcm80211: Remove BUSTYPE macro
authorBrett Rudley <brudley@broadcom.com>
Tue, 23 Nov 2010 23:30:02 +0000 (15:30 -0800)
committerGreg Kroah-Hartman <gregkh@suse.de>
Mon, 29 Nov 2010 19:37:51 +0000 (11:37 -0800)
BUSTYPE isn't used in this configuration.

Signed-off-by: Brett Rudley <brudley@broadcom.com>
Signed-off-by: Greg Kroah-Hartman <gregkh@suse.de>
14 files changed:
drivers/staging/brcm80211/include/bcmdefs.h
drivers/staging/brcm80211/include/nicpci.h
drivers/staging/brcm80211/include/siutils.h
drivers/staging/brcm80211/phy/wlc_phy_cmn.c
drivers/staging/brcm80211/phy/wlc_phy_int.h
drivers/staging/brcm80211/sys/wl_mac80211.c
drivers/staging/brcm80211/sys/wlc_bmac.c
drivers/staging/brcm80211/sys/wlc_mac80211.c
drivers/staging/brcm80211/util/aiutils.c
drivers/staging/brcm80211/util/bcmsrom.c
drivers/staging/brcm80211/util/hnddma.c
drivers/staging/brcm80211/util/nicpci.c
drivers/staging/brcm80211/util/sbutils.c
drivers/staging/brcm80211/util/siutils.c

index ae6a65a6471441819c226c1e4cb5b4ad3cebb2c5..ba1f5e93179bfe2a68865a3e2018d3335cf25b54 100644 (file)
@@ -51,7 +51,6 @@
 #define SPI_BUS                        6       /* gSPI target */
 #define RPC_BUS                        7       /* RPC target */
 
-#define BUSTYPE(bus)   (bus)
 #define CHIPTYPE(bus)  (bus)
 #define CHIPID(chip)   (chip)
 #define CHIPREV(rev)   (rev)
index 7ea7daf7c2b622306bc3bc6ab4c6dad9b8cd3d47..928818daedd7b7f3f2aeaa3a13924e25019a2818 100644 (file)
@@ -74,6 +74,6 @@ extern bool pcicore_pmecap_fast(struct osl_info *osh);
 extern void pcicore_pmeen(void *pch);
 extern void pcicore_pmeclr(void *pch);
 extern bool pcicore_pmestat(void *pch);
-#endif                         /* defined(BCMSDIO) || (defined(BCMBUSTYPE) && (BCMBUSTYPE == SI_BUS)) */
+#endif /* defined(BCMSDIO)||(defined(BCMBUSTYPE) && (BCMBUSTYPE==SI_BUS)) */
 
 #endif                         /* _NICPCI_H */
index 0f042799c376c2434d9be3ab4283462846f97dd5..d6115cdd94f6d75275708d9e415c37b2eb04773a 100644 (file)
@@ -295,9 +295,9 @@ typedef struct si_info {
 #define        ILP_DIV_5MHZ            0       /* ILP = 5 MHz */
 #define        ILP_DIV_1MHZ            4       /* ILP = 1 MHz */
 
-#define PCI(si)                ((BUSTYPE((si)->pub.bustype) == PCI_BUS) &&     \
+#define PCI(si)                (((si)->pub.bustype == PCI_BUS) &&      \
                         ((si)->pub.buscoretype == PCI_CORE_ID))
-#define PCIE(si)       ((BUSTYPE((si)->pub.bustype) == PCI_BUS) &&     \
+#define PCIE(si)       (((si)->pub.bustype == PCI_BUS) &&      \
                         ((si)->pub.buscoretype == PCIE_CORE_ID))
 #define PCI_FORCEHT(si)        \
        (PCIE(si) && (si->pub.chip == BCM4716_CHIP_ID))
index e20c1f09f8bbe15a19f3884cd5b9acfa9968f73e..87d33dd8e01bfb2bfca235deed47d4d29c5de25a 100644 (file)
@@ -300,7 +300,7 @@ void write_radio_reg(phy_info_t *pi, u16 addr, u16 val)
                W_REG(osh, &pi->regs->phy4wdatalo, val);
        }
 
-       if (BUSTYPE(pi->sh->bustype) == PCI_BUS) {
+       if (pi->sh->bustype == PCI_BUS) {
                if (++pi->phy_wreg >= pi->phy_wreg_limit) {
                        (void)R_REG(osh, &pi->regs->maccontrol);
                        pi->phy_wreg = 0;
@@ -445,7 +445,7 @@ void write_phy_reg(phy_info_t *pi, u16 addr, u16 val)
 #else
        W_REG(osh, (volatile u32 *)(&regs->phyregaddr),
              addr | (val << 16));
-       if (BUSTYPE(pi->sh->bustype) == PCI_BUS) {
+       if (pi->sh->bustype == PCI_BUS) {
                if (++pi->phy_wreg >= pi->phy_wreg_limit) {
                        pi->phy_wreg = 0;
                        (void)R_REG(osh, &regs->phyversion);
index fb92c3bccb16ec41a1a3af8265af9049e7a7170e..72eee9120c2f98d2b792a62d50dd594ac013c2cb 100644 (file)
@@ -1158,7 +1158,7 @@ extern void wlc_phy_table_write_nphy(phy_info_t *pi, u32, u32, u32,
         (pi->ipa5g_on && CHSPEC_IS5G(pi->radio_chanspec)))
 
 #define WLC_PHY_WAR_PR51571(pi) \
-       if ((BUSTYPE((pi)->sh->bustype) == PCI_BUS) && NREV_LT((pi)->pubpi.phy_rev, 3)) \
+       if (((pi)->sh->bustype == PCI_BUS) && NREV_LT((pi)->pubpi.phy_rev, 3)) \
                (void)R_REG((pi)->sh->osh, &(pi)->regs->maccontrol)
 
 extern void wlc_phy_cal_perical_nphy_run(phy_info_t *pi, u8 caltype);
index 76f611d3c3adc4001bda5564452ab718f1d3979b..7d18d4f269e91e034808417e37942c8f8a1fab96 100644 (file)
@@ -1305,8 +1305,8 @@ void wl_free(wl_info_t *wl)
         * unregister_netdev() calls get_stats() which may read chip registers
         * so we cannot unmap the chip registers until after calling unregister_netdev() .
         */
-       if (wl->regsva && BUSTYPE(wl->bcm_bustype) != SDIO_BUS &&
-           BUSTYPE(wl->bcm_bustype) != JTAG_BUS) {
+       if (wl->regsva && wl->bcm_bustype != SDIO_BUS &&
+           wl->bcm_bustype != JTAG_BUS) {
                iounmap((void *)wl->regsva);
        }
        wl->regsva = NULL;
index 264389f788f1bb5ce0607dcdef5eb14336f251a7..d427980aebed49ef78f2985027e31c44b658678e 100644 (file)
@@ -832,7 +832,7 @@ int wlc_bmac_attach(wlc_info_t *wlc, u16 vendor, u16 device, uint unit,
            || (wlc_hw->boardflags & BFL_NOPLLDOWN))
                wlc_bmac_pllreq(wlc_hw, true, WLC_PLLREQ_SHARED);
 
-       if ((BUSTYPE(wlc_hw->sih->bustype) == PCI_BUS)
+       if ((wlc_hw->sih->bustype == PCI_BUS)
            && (si_pci_war16165(wlc_hw->sih)))
                wlc->war16165 = true;
 
@@ -992,7 +992,7 @@ int wlc_bmac_attach(wlc_info_t *wlc, u16 vendor, u16 device, uint unit,
        wlc_coredisable(wlc_hw);
 
        /* Match driver "down" state */
-       if (BUSTYPE(wlc_hw->sih->bustype) == PCI_BUS)
+       if (wlc_hw->sih->bustype == PCI_BUS)
                si_pci_down(wlc_hw->sih);
 
        /* register sb interrupt callback functions */
@@ -1081,7 +1081,7 @@ int wlc_bmac_detach(wlc_info_t *wlc)
                 */
                si_deregister_intr_callback(wlc_hw->sih);
 
-               if (BUSTYPE(wlc_hw->sih->bustype) == PCI_BUS)
+               if (wlc_hw->sih->bustype == PCI_BUS)
                        si_pci_sleep(wlc_hw->sih);
        }
 
@@ -1207,7 +1207,7 @@ int wlc_bmac_up_prep(wlc_hw_info_t *wlc_hw)
         */
        coremask = (1 << wlc_hw->wlc->core->coreidx);
 
-       if (BUSTYPE(wlc_hw->sih->bustype) == PCI_BUS)
+       if (wlc_hw->sih->bustype == PCI_BUS)
                si_pci_setup(wlc_hw->sih, coremask);
 
        ASSERT(si_coreid(wlc_hw->sih) == D11_CORE_ID);
@@ -1218,13 +1218,13 @@ int wlc_bmac_up_prep(wlc_hw_info_t *wlc_hw)
         */
        if (wlc_bmac_radio_read_hwdisabled(wlc_hw)) {
                /* put SB PCI in down state again */
-               if (BUSTYPE(wlc_hw->sih->bustype) == PCI_BUS)
+               if (wlc_hw->sih->bustype == PCI_BUS)
                        si_pci_down(wlc_hw->sih);
                wlc_bmac_xtal(wlc_hw, OFF);
                return BCME_RADIOOFF;
        }
 
-       if (BUSTYPE(wlc_hw->sih->bustype) == PCI_BUS)
+       if (wlc_hw->sih->bustype == PCI_BUS)
                si_pci_up(wlc_hw->sih);
 
        /* reset the d11 core */
@@ -1310,7 +1310,7 @@ int wlc_bmac_down_finish(wlc_hw_info_t *wlc_hw)
 
                /* turn off primary xtal and pll */
                if (!wlc_hw->noreset) {
-                       if (BUSTYPE(wlc_hw->sih->bustype) == PCI_BUS)
+                       if (wlc_hw->sih->bustype == PCI_BUS)
                                si_pci_down(wlc_hw->sih);
                        wlc_bmac_xtal(wlc_hw, OFF);
                }
@@ -2263,7 +2263,7 @@ void wlc_bmac_hw_up(wlc_hw_info_t *wlc_hw)
        si_clkctl_init(wlc_hw->sih);
        wlc_clkctl_clk(wlc_hw, CLK_FAST);
 
-       if (BUSTYPE(wlc_hw->sih->bustype) == PCI_BUS) {
+       if (wlc_hw->sih->bustype == PCI_BUS) {
                si_pci_fixcfg(wlc_hw->sih);
 
                /* AI chip doesn't restore bar0win2 on hibernation/resume, need sw fixup */
@@ -4123,8 +4123,8 @@ void wlc_gpio_fast_deinit(wlc_hw_info_t *wlc_hw)
        /* Only chips with internal bus or PCIE cores or certain PCI cores
         * are able to switch cores w/o disabling interrupts
         */
-       if (!((BUSTYPE(wlc_hw->sih->bustype) == SI_BUS) ||
-             ((BUSTYPE(wlc_hw->sih->bustype) == PCI_BUS) &&
+       if (!((wlc_hw->sih->bustype == SI_BUS) ||
+             ((wlc_hw->sih->bustype == PCI_BUS) &&
               ((wlc_hw->sih->buscoretype == PCIE_CORE_ID) ||
                (wlc_hw->sih->buscorerev >= 13)))))
                return;
index e61aa5a62c453fed5661b7b884c552b507b55e94..29b6139ae4f041b73cbc0da7cb076be734ad8a5f 100644 (file)
@@ -92,7 +92,7 @@
 /* To inform the ucode of the last mcast frame posted so that it can clear moredata bit */
 #define BCMCFID(wlc, fid) wlc_bmac_write_shm((wlc)->hw, M_BCMC_FID, (fid))
 
-#define WLC_WAR16165(wlc) (BUSTYPE(wlc->pub->sih->bustype) == PCI_BUS && \
+#define WLC_WAR16165(wlc) (wlc->pub->sih->bustype == PCI_BUS && \
                                (!AP_ENAB(wlc->pub)) && (wlc->war16165))
 
 /* debug/trace */
index dbb3e369b7405f2e4ffdeb0a7c91e90efa7cb943..cf900773fa7da76d84f2423ceb1d0b301c4b863f 100644 (file)
@@ -119,7 +119,7 @@ void ai_scan(si_t *sih, void *regs, uint devid)
 
        erombase = R_REG(sii->osh, &cc->eromptr);
 
-       switch (BUSTYPE(sih->bustype)) {
+       switch (sih->bustype) {
        case SI_BUS:
                eromptr = (u32 *) REG_MAP(erombase, SI_CORE_SIZE);
                break;
@@ -334,7 +334,7 @@ void *ai_setcoreidx(si_t *sih, uint coreidx)
        ASSERT((sii->intrsenabled_fn == NULL)
               || !(*(sii)->intrsenabled_fn) ((sii)->intr_arg));
 
-       switch (BUSTYPE(sih->bustype)) {
+       switch (sih->bustype) {
        case SI_BUS:
                /* map new one */
                if (!sii->regs[coreidx]) {
@@ -508,7 +508,7 @@ uint ai_corereg(si_t *sih, uint coreidx, uint regoff, uint mask, uint val)
        if (coreidx >= SI_MAXCORES)
                return 0;
 
-       if (BUSTYPE(sih->bustype) == SI_BUS) {
+       if (sih->bustype == SI_BUS) {
                /* If internal bus, we can always get at everything */
                fast = true;
                /* map if does not exist */
@@ -518,7 +518,7 @@ uint ai_corereg(si_t *sih, uint coreidx, uint regoff, uint mask, uint val)
                        ASSERT(GOODREGS(sii->regs[coreidx]));
                }
                r = (u32 *) ((unsigned char *) sii->regs[coreidx] + regoff);
-       } else if (BUSTYPE(sih->bustype) == PCI_BUS) {
+       } else if (sih->bustype == PCI_BUS) {
                /* If pci/pcie, we can get at pci/pcie regs and on newer cores to chipc */
 
                if ((sii->coreid[coreidx] == CC_CORE_ID) && SI_FAST(sii)) {
index 7240e3c11c5c05c5b9d5de0088cb43e2f69419ce..af4658e4d67e8e81e34552c8de8e8954afa4982b 100644 (file)
@@ -164,14 +164,14 @@ int srom_var_init(si_t *sih, uint bustype, void *curmap, struct osl_info *osh,
 
        len = 0;
 
-       ASSERT(bustype == BUSTYPE(bustype));
+       ASSERT(bustype == bustype);
        if (vars == NULL || count == NULL)
                return 0;
 
        *vars = NULL;
        *count = 0;
 
-       switch (BUSTYPE(bustype)) {
+       switch (bustype) {
        case SI_BUS:
        case JTAG_BUS:
                return initvars_srom_si(sih, osh, curmap, vars, count);
@@ -204,7 +204,7 @@ srom_read(si_t *sih, uint bustype, void *curmap, struct osl_info *osh,
        uint i;
 #endif                         /* BCMSDIO */
 
-       ASSERT(bustype == BUSTYPE(bustype));
+       ASSERT(bustype == bustype);
 
        /* check input - 16-bit access only */
        if (byteoff & 1 || nbytes & 1 || (byteoff + nbytes) > SROM_MAX)
@@ -213,7 +213,7 @@ srom_read(si_t *sih, uint bustype, void *curmap, struct osl_info *osh,
        off = byteoff / 2;
        nw = nbytes / 2;
 
-       if (BUSTYPE(bustype) == PCI_BUS) {
+       if (bustype == PCI_BUS) {
                if (!curmap)
                        return 1;
 
@@ -235,7 +235,7 @@ srom_read(si_t *sih, uint bustype, void *curmap, struct osl_info *osh,
                }
 #endif
 #ifdef BCMSDIO
-       } else if (BUSTYPE(bustype) == SDIO_BUS) {
+       } else if (bustype == SDIO_BUS) {
                off = byteoff / 2;
                nw = nbytes / 2;
                for (i = 0; i < nw; i++) {
@@ -244,7 +244,7 @@ srom_read(si_t *sih, uint bustype, void *curmap, struct osl_info *osh,
                                return 1;
                }
 #endif                         /* BCMSDIO */
-       } else if (BUSTYPE(bustype) == SI_BUS) {
+       } else if (bustype == SI_BUS) {
                return 1;
        } else {
                return 1;
index c9dddcdb10995fa5f95190c2882234723c4df4f2..3c85aa584d8f78dbc011ad8907ddb0f7cdf2c6a8 100644 (file)
@@ -2666,8 +2666,8 @@ uint dma_addrwidth(si_t *sih, void *dmaregs)
                /* backplane are 64-bit capable */
                if (si_backplane64(sih))
                        /* If bus is System Backplane or PCIE then we can access 64-bits */
-                       if ((BUSTYPE(sih->bustype) == SI_BUS) ||
-                           ((BUSTYPE(sih->bustype) == PCI_BUS) &&
+                       if ((sih->bustype == SI_BUS) ||
+                           ((sih->bustype == PCI_BUS) &&
                             (sih->buscoretype == PCIE_CORE_ID)))
                                return DMADDRWIDTH_64;
 
@@ -2681,8 +2681,8 @@ uint dma_addrwidth(si_t *sih, void *dmaregs)
        dma32regs = (dma32regs_t *) dmaregs;
 
        /* For System Backplane, PCIE bus or addrext feature, 32-bits ok */
-       if ((BUSTYPE(sih->bustype) == SI_BUS) ||
-           ((BUSTYPE(sih->bustype) == PCI_BUS)
+       if ((sih->bustype == SI_BUS) ||
+           ((sih->bustype == PCI_BUS)
             && sih->buscoretype == PCIE_CORE_ID)
            || (_dma32_addrext(osh, dma32regs)))
                return DMADDRWIDTH_32;
index 2127cc9032232497979791e7dc4ae8d848d68927..1adac0783369e1f0d35c6391dff355a7cd2397dd 100644 (file)
@@ -47,7 +47,8 @@ typedef struct {
 
 /* debug/trace */
 #define        PCI_ERROR(args)
-#define PCIE_PUB(sih) ((BUSTYPE((sih)->bustype) == PCI_BUS) && ((sih)->buscoretype == PCIE_CORE_ID))
+#define PCIE_PUB(sih) \
+       (((sih)->bustype == PCI_BUS) && ((sih)->buscoretype == PCIE_CORE_ID))
 
 /* routines to access mdio slave device registers */
 static bool pcie_mdiosetblock(pcicore_info_t *pi, uint blk);
index 82767e266e970d9e741d424a6c98a53e70d7ffb9..7b93ac22d4fcb534aed70ff842c5b6c113421689 100644 (file)
@@ -90,7 +90,7 @@ static u32 _sb_coresba(si_info_t *sii)
 {
        u32 sbaddr = 0;
 
-       switch (BUSTYPE(sii->pub.bustype)) {
+       switch (sii->pub.bustype) {
        case SPI_BUS:
        case SDIO_BUS:
                sbaddr = (u32)(unsigned long)sii->curmap;
@@ -347,7 +347,7 @@ static void *_sb_setcoreidx(si_info_t *sii, uint coreidx)
        u32 sbaddr = sii->coresba[coreidx];
        void *regs;
 
-       switch (BUSTYPE(sii->pub.bustype)) {
+       switch (sii->pub.bustype) {
 #ifdef BCMSDIO
        case SPI_BUS:
        case SDIO_BUS:
@@ -412,8 +412,8 @@ bool sb_taclear(si_t *sih, bool details)
 
        sii = SI_INFO(sih);
 
-       if ((BUSTYPE(sii->pub.bustype) == SDIO_BUS) ||
-           (BUSTYPE(sii->pub.bustype) == SPI_BUS)) {
+       if ((sii->pub.bustype == SDIO_BUS) ||
+           (sii->pub.bustype == SPI_BUS)) {
 
                INTR_OFF(sii, intr_val);
                origidx = si_coreidx(sih);
index e13053626d2945cbb6f8ef8f12e5f774b63edf1a..050c2d2489788cec5c0fd5fa9f126d315a4362b9 100644 (file)
@@ -117,12 +117,12 @@ static bool si_buscore_prep(si_info_t *sii, uint bustype, uint devid,
 
 #ifndef BRCM_FULLMAC
        /* kludge to enable the clock on the 4306 which lacks a slowclock */
-       if (BUSTYPE(bustype) == PCI_BUS && !si_ispcie(sii))
+       if (bustype == PCI_BUS && !si_ispcie(sii))
                si_clkctl_xtal(&sii->pub, XTAL | PLL, ON);
 #endif
 
 #if defined(BCMSDIO)
-       if (BUSTYPE(bustype) == SDIO_BUS) {
+       if (bustype == SDIO_BUS) {
                int err;
                u8 clkset;
 
@@ -224,7 +224,7 @@ static bool si_buscore_setup(si_info_t *sii, chipcregs_t *cc, uint bustype,
                SI_VMSG(("CORE[%d]: id 0x%x rev %d base 0x%x regs 0x%p\n",
                         i, cid, crev, sii->coresba[i], sii->regs[i]));
 
-               if (BUSTYPE(bustype) == PCI_BUS) {
+               if (bustype == PCI_BUS) {
                        if (cid == PCI_CORE_ID) {
                                pciidx = i;
                                pcirev = crev;
@@ -236,8 +236,8 @@ static bool si_buscore_setup(si_info_t *sii, chipcregs_t *cc, uint bustype,
                        }
                }
 #ifdef BCMSDIO
-               else if (((BUSTYPE(bustype) == SDIO_BUS) ||
-                         (BUSTYPE(bustype) == SPI_BUS)) &&
+               else if (((bustype == SDIO_BUS) ||
+                         (bustype == SPI_BUS)) &&
                         ((cid == PCMCIA_CORE_ID) || (cid == SDIOD_CORE_ID))) {
                        sii->pub.buscorerev = crev;
                        sii->pub.buscoretype = cid;
@@ -259,7 +259,7 @@ static bool si_buscore_setup(si_info_t *sii, chipcregs_t *cc, uint bustype,
        * or downloaded code was
        * already running.
        */
-       if ((BUSTYPE(bustype) == SDIO_BUS) || (BUSTYPE(bustype) == SPI_BUS)) {
+       if ((bustype == SDIO_BUS) || (bustype == SPI_BUS)) {
                if (si_setcore(&sii->pub, ARM7S_CORE_ID, 0) ||
                        si_setcore(&sii->pub, ARMCM3_CORE_ID, 0))
                        si_core_disable(&sii->pub, 0);
@@ -285,7 +285,7 @@ static bool si_buscore_setup(si_info_t *sii, chipcregs_t *cc, uint bustype,
                 sii->pub.buscoretype, sii->pub.buscorerev));
 
        /* fixup necessary chip/core configurations */
-       if (BUSTYPE(sii->pub.bustype) == PCI_BUS) {
+       if (sii->pub.bustype == PCI_BUS) {
                if (SI_FAST(sii)) {
                        if (!sii->pch) {
                                sii->pch = (void *)pcicore_init(
@@ -312,7 +312,7 @@ static __used void si_nvram_process(si_info_t *sii, char *pvars)
        uint w = 0;
 
        /* get boardtype and boardrev */
-       switch (BUSTYPE(sii->pub.bustype)) {
+       switch (sii->pub.bustype) {
        case PCI_BUS:
                /* do a pci config read to get subsystem id and subvendor id */
                pci_read_config_dword(sii->osh->pdev, PCI_CFG_SVID, &w);
@@ -394,11 +394,6 @@ static si_info_t *si_doattach(si_info_t *sii, uint devid, struct osl_info *osh,
        cc = (chipcregs_t *) sii->curmap;
        sih->bustype = bustype;
 
-       if (bustype != BUSTYPE(bustype)) {
-               SI_ERROR(("si_doattach: bus type %d does not match configured bus type %d\n", bustype, BUSTYPE(bustype)));
-               return NULL;
-       }
-
        /* bus/core/clk setup for register access */
        if (!si_buscore_prep(sii, bustype, devid, sdh)) {
                SI_ERROR(("si_doattach: si_core_clk_prep failed %d\n",
@@ -448,7 +443,7 @@ static si_info_t *si_doattach(si_info_t *sii, uint devid, struct osl_info *osh,
 
        /* Init nvram from sprom/otp if they exist */
        if (srom_var_init
-           (&sii->pub, BUSTYPE(bustype), regs, sii->osh, vars, varsz)) {
+           (&sii->pub, bustype, regs, sii->osh, vars, varsz)) {
                SI_ERROR(("si_doattach: srom_var_init failed: bad srom\n"));
                goto exit;
        }
@@ -549,10 +544,6 @@ static si_info_t *si_doattach(si_info_t *sii, uint devid, struct osl_info *osh,
        }
 
        sih->bustype = bustype;
-       if (bustype != BUSTYPE(bustype)) {
-               SI_ERROR(("si_doattach: bus type %d does not match configured bus type %d\n", bustype, BUSTYPE(bustype)));
-               return NULL;
-       }
 
        /* bus/core/clk setup for register access */
        if (!si_buscore_prep(sii, bustype, devid, sdh)) {
@@ -620,7 +611,7 @@ static si_info_t *si_doattach(si_info_t *sii, uint devid, struct osl_info *osh,
 
        /* Init nvram from sprom/otp if they exist */
        if (srom_var_init
-           (&sii->pub, BUSTYPE(bustype), regs, sii->osh, vars, varsz)) {
+           (&sii->pub, bustype, regs, sii->osh, vars, varsz)) {
                SI_ERROR(("si_doattach: srom_var_init failed: bad srom\n"));
                goto exit;
        }
@@ -691,7 +682,7 @@ static si_info_t *si_doattach(si_info_t *sii, uint devid, struct osl_info *osh,
 
        return sii;
  exit:
-       if (BUSTYPE(sih->bustype) == PCI_BUS) {
+       if (sih->bustype == PCI_BUS) {
                if (sii->pch)
                        pcicore_deinit(sii->pch);
                sii->pch = NULL;
@@ -715,7 +706,7 @@ void si_detach(si_t *sih)
        if (sii == NULL)
                return;
 
-       if (BUSTYPE(sih->bustype) == SI_BUS)
+       if (sih->bustype == SI_BUS)
                for (idx = 0; idx < SI_MAXCORES; idx++)
                        if (sii->regs[idx]) {
                                REG_UNMAP(sii->regs[idx]);
@@ -725,7 +716,7 @@ void si_detach(si_t *sih)
 #ifndef BRCM_FULLMAC
        nvram_exit((void *)si_local);   /* free up nvram buffers */
 
-       if (BUSTYPE(sih->bustype) == PCI_BUS) {
+       if (sih->bustype == PCI_BUS) {
                if (sii->pch)
                        pcicore_deinit(sii->pch);
                sii->pch = NULL;
@@ -1097,7 +1088,7 @@ static uint si_slowclk_src(si_info_t *sii)
        ASSERT(SI_FAST(sii) || si_coreid(&sii->pub) == CC_CORE_ID);
 
        if (sii->pub.ccrev < 6) {
-               if (BUSTYPE(sii->pub.bustype) == PCI_BUS) {
+               if (sii->pub.bustype == PCI_BUS) {
                        pci_read_config_dword(sii->osh->pdev, PCI_GPIO_OUT,
                                              &val);
                        if (val & PCI_CFG_GPIO_SCS)
@@ -1273,7 +1264,7 @@ int si_clkctl_xtal(si_t *sih, uint what, bool on)
 
        sii = SI_INFO(sih);
 
-       switch (BUSTYPE(sih->bustype)) {
+       switch (sih->bustype) {
 
 #ifdef BCMSDIO
        case SDIO_BUS:
@@ -1384,7 +1375,7 @@ static bool _si_clkctl_cc(si_info_t *sii, uint mode)
                INTR_OFF(sii, intr_val);
                origidx = sii->curidx;
 
-               if ((BUSTYPE(sii->pub.bustype) == SI_BUS) &&
+               if ((sii->pub.bustype == SI_BUS) &&
                    si_setcore(&sii->pub, MIPS33_CORE_ID, 0) &&
                    (si_corerev(&sii->pub) <= 7) && (sii->pub.ccrev >= 10))
                        goto done;
@@ -1466,7 +1457,7 @@ int si_devpath(si_t *sih, char *path, int size)
        if (!path || size <= 0)
                return -1;
 
-       switch (BUSTYPE(sih->bustype)) {
+       switch (sih->bustype) {
        case SI_BUS:
        case JTAG_BUS:
                slen = snprintf(path, (size_t) size, "sb/%u/", si_coreidx(sih));
@@ -1556,7 +1547,7 @@ static __used bool si_ispcie(si_info_t *sii)
 {
        u8 cap_ptr;
 
-       if (BUSTYPE(sii->pub.bustype) != PCI_BUS)
+       if (sii->pub.bustype != PCI_BUS)
                return false;
 
        cap_ptr =
@@ -1623,7 +1614,7 @@ void si_pci_up(si_t *sih)
        sii = SI_INFO(sih);
 
        /* if not pci bus, we're done */
-       if (BUSTYPE(sih->bustype) != PCI_BUS)
+       if (sih->bustype != PCI_BUS)
                return;
 
        if (PCI_FORCEHT(sii))
@@ -1652,7 +1643,7 @@ void si_pci_down(si_t *sih)
        sii = SI_INFO(sih);
 
        /* if not pci bus, we're done */
-       if (BUSTYPE(sih->bustype) != PCI_BUS)
+       if (sih->bustype != PCI_BUS)
                return;
 
        /* release FORCEHT since chip is going to "down" state */
@@ -1675,7 +1666,7 @@ void si_pci_setup(si_t *sih, uint coremask)
 
        sii = SI_INFO(sih);
 
-       if (BUSTYPE(sii->pub.bustype) != PCI_BUS)
+       if (sii->pub.bustype != PCI_BUS)
                return;
 
        ASSERT(PCI(sii) || PCIE(sii));
@@ -1737,7 +1728,7 @@ int si_pci_fixcfg(si_t *sih)
 
        si_info_t *sii = SI_INFO(sih);
 
-       ASSERT(BUSTYPE(sii->pub.bustype) == PCI_BUS);
+       ASSERT(sii->pub.bustype == PCI_BUS);
 
        /* Fixup PI in SROM shadow area to enable the correct PCI core access */
        /* save the current index */
@@ -1783,7 +1774,7 @@ u32 si_gpiocontrol(si_t *sih, u32 mask, u32 val, u8 priority)
         * ignore reservation if it's high priority (e.g., test apps)
         */
        if ((priority != GPIO_HI_PRIORITY) &&
-           (BUSTYPE(sih->bustype) == SI_BUS) && (val || mask)) {
+           (sih->bustype == SI_BUS) && (val || mask)) {
                mask = priority ? (si_gpioreservation & mask) :
                    ((si_gpioreservation | mask) & ~(si_gpioreservation));
                val &= mask;
@@ -1935,7 +1926,7 @@ bool si_deviceremoved(si_t *sih)
 
        sii = SI_INFO(sih);
 
-       switch (BUSTYPE(sih->bustype)) {
+       switch (sih->bustype) {
        case PCI_BUS:
                ASSERT(sii->osh != NULL);
                pci_read_config_dword(sii->osh->pdev, PCI_CFG_VID, &w);